hal_iomux_pincfg.h 15 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229
  1. #ifndef _IOMUX_PINCFG_H_
  2. #define _IOMUX_PINCFG_H_
  3. // Auto generated. Don't edit it manually!
  4. static const halIomuxConfig_t gHalIomuxConfig[] = {
  5. {&hwp_iomux->pad_adi_scl_cfg_reg, 0}, // PINFUNC_ADI_SCL
  6. {&hwp_iomux->pad_adi_sda_cfg_reg, 0}, // PINFUNC_ADI_SDA
  7. {&hwp_iomux->pad_adi_sync_cfg_reg, 0}, // PINFUNC_ADI_SYNC
  8. {&hwp_iomux->pad_ap_jtag_tck_cfg_reg, 0}, // PINFUNC_AP_JTAG_TCK
  9. {&hwp_iomux->pad_ap_jtag_tdi_cfg_reg, 0}, // PINFUNC_AP_JTAG_TDI
  10. {&hwp_iomux->pad_ap_jtag_tdo_cfg_reg, 0}, // PINFUNC_AP_JTAG_TDO
  11. {&hwp_iomux->pad_ap_jtag_tms_cfg_reg, 0}, // PINFUNC_AP_JTAG_TMS
  12. {&hwp_iomux->pad_ap_jtag_trst_cfg_reg, 0}, // PINFUNC_AP_JTAG_TRST
  13. {&hwp_iomux->pad_aud_ad_d0_cfg_reg, 0}, // PINFUNC_AUD_AD_D0
  14. {&hwp_iomux->pad_aud_ad_sync_cfg_reg, 0}, // PINFUNC_AUD_AD_SYNC
  15. {&hwp_iomux->pad_aud_da_d0_cfg_reg, 0}, // PINFUNC_AUD_DA_D0
  16. {&hwp_iomux->pad_aud_da_d1_cfg_reg, 0}, // PINFUNC_AUD_DA_D1
  17. {&hwp_iomux->pad_aud_da_sync_cfg_reg, 0}, // PINFUNC_AUD_DA_SYNC
  18. {&hwp_iomux->pad_aud_sclk_cfg_reg, 0}, // PINFUNC_AUD_SCLK
  19. {&hwp_iomux->pad_camera_pwdn_cfg_reg, 0}, // PINFUNC_CAMERA_PWDN
  20. {&hwp_iomux->pad_camera_ref_clk_cfg_reg, 0}, // PINFUNC_CAMERA_REF_CLK
  21. {&hwp_iomux->pad_camera_rst_l_cfg_reg, 0}, // PINFUNC_CAMERA_RST_L
  22. {&hwp_iomux->pad_gpio_0_cfg_reg, 7}, // PINFUNC_DEBUG_CLK
  23. {&hwp_iomux->pad_debug_host_clk_cfg_reg, 0}, // PINFUNC_DEBUG_HOST_CLK
  24. {&hwp_iomux->pad_debug_host_rx_cfg_reg, 0}, // PINFUNC_DEBUG_HOST_RX
  25. {&hwp_iomux->pad_debug_host_tx_cfg_reg, 0}, // PINFUNC_DEBUG_HOST_TX
  26. {&hwp_iomux->pad_rfdig_gpio_2_cfg_reg, 5}, // PINFUNC_DFE_RX_ENABLE_M_I
  27. {&hwp_iomux->pad_rfdig_gpio_2_cfg_reg, 7}, // PINFUNC_DFE_RX_ENABLE_S_O
  28. {&hwp_iomux->pad_rfdig_gpio_3_cfg_reg, 5}, // PINFUNC_DIGRF_CP_26M_M_O
  29. {&hwp_iomux->pad_rfdig_gpio_3_cfg_reg, 7}, // PINFUNC_DIGRF_CP_26M_S_I
  30. {&hwp_iomux->pad_rfdig_gpio_7_cfg_reg, 5}, // PINFUNC_DIGRF_RX_DATA_M_O
  31. {&hwp_iomux->pad_rfdig_gpio_7_cfg_reg, 7}, // PINFUNC_DIGRF_RX_DATA_S_I
  32. {&hwp_iomux->pad_rfdig_gpio_6_cfg_reg, 5}, // PINFUNC_DIGRF_RX_EN_M_O
  33. {&hwp_iomux->pad_rfdig_gpio_6_cfg_reg, 7}, // PINFUNC_DIGRF_RX_EN_S_I
  34. {&hwp_iomux->pad_gpio_8_cfg_reg, 5}, // PINFUNC_DIGRF_STROBE_M_I
  35. {&hwp_iomux->pad_gpio_8_cfg_reg, 7}, // PINFUNC_DIGRF_STROBE_S_O
  36. {&hwp_iomux->pad_rfdig_gpio_5_cfg_reg, 5}, // PINFUNC_DIGRF_TX_DATA_M_I
  37. {&hwp_iomux->pad_rfdig_gpio_5_cfg_reg, 7}, // PINFUNC_DIGRF_TX_DATA_S_O
  38. {&hwp_iomux->pad_rfdig_gpio_4_cfg_reg, 5}, // PINFUNC_DIGRF_TX_EN_M_I
  39. {&hwp_iomux->pad_rfdig_gpio_4_cfg_reg, 7}, // PINFUNC_DIGRF_TX_EN_S_O
  40. {&hwp_iomux->pad_gpio_0_cfg_reg, 0}, // PINFUNC_GPIO_0
  41. {&hwp_iomux->pad_gpio_1_cfg_reg, 0}, // PINFUNC_GPIO_1
  42. {&hwp_iomux->pad_gpio_2_cfg_reg, 0}, // PINFUNC_GPIO_2
  43. {&hwp_iomux->pad_gpio_3_cfg_reg, 0}, // PINFUNC_GPIO_3
  44. {&hwp_iomux->pad_gpio_4_cfg_reg, 0}, // PINFUNC_GPIO_4
  45. {&hwp_iomux->pad_gpio_5_cfg_reg, 0}, // PINFUNC_GPIO_5
  46. {NULL, 0}, // PINFUNC_GPIO_6
  47. {&hwp_iomux->pad_gpio_7_cfg_reg, 0}, // PINFUNC_GPIO_7
  48. {&hwp_iomux->pad_gpio_8_cfg_reg, 0}, // PINFUNC_GPIO_8
  49. {&hwp_iomux->pad_gpio_9_cfg_reg, 0}, // PINFUNC_GPIO_9
  50. {&hwp_iomux->pad_gpio_10_cfg_reg, 0}, // PINFUNC_GPIO_10
  51. {&hwp_iomux->pad_gpio_11_cfg_reg, 0}, // PINFUNC_GPIO_11
  52. {&hwp_iomux->pad_gpio_12_cfg_reg, 0}, // PINFUNC_GPIO_12
  53. {&hwp_iomux->pad_gpio_13_cfg_reg, 0}, // PINFUNC_GPIO_13
  54. {&hwp_iomux->pad_gpio_14_cfg_reg, 0}, // PINFUNC_GPIO_14
  55. {&hwp_iomux->pad_gpio_15_cfg_reg, 0}, // PINFUNC_GPIO_15
  56. {&hwp_iomux->pad_i2c_m1_scl_cfg_reg, 4}, // PINFUNC_GPIO_16
  57. {&hwp_iomux->pad_i2c_m1_sda_cfg_reg, 4}, // PINFUNC_GPIO_17
  58. {&hwp_iomux->pad_camera_rst_l_cfg_reg, 4}, // PINFUNC_GPIO_18
  59. {&hwp_iomux->pad_gpio_19_cfg_reg, 0}, // PINFUNC_GPIO_19
  60. {&hwp_iomux->pad_camera_ref_clk_cfg_reg, 4}, // PINFUNC_GPIO_20
  61. {&hwp_iomux->pad_gpio_21_cfg_reg, 0}, // PINFUNC_GPIO_21
  62. {&hwp_iomux->pad_gpio_22_cfg_reg, 0}, // PINFUNC_GPIO_22
  63. {&hwp_iomux->pad_gpio_23_cfg_reg, 0}, // PINFUNC_GPIO_23
  64. {&hwp_iomux->pad_sdmmc1_cmd_cfg_reg, 1}, // PINFUNC_GPIO_24
  65. {&hwp_iomux->pad_sdmmc1_data_0_cfg_reg, 1}, // PINFUNC_GPIO_25
  66. {&hwp_iomux->pad_sdmmc1_data_1_cfg_reg, 1}, // PINFUNC_GPIO_26
  67. {&hwp_iomux->pad_sdmmc1_data_2_cfg_reg, 1}, // PINFUNC_GPIO_27
  68. {&hwp_iomux->pad_sdmmc1_data_3_cfg_reg, 1}, // PINFUNC_GPIO_28
  69. {&hwp_iomux->pad_sim_2_clk_cfg_reg, 2}, // PINFUNC_GPIO_29
  70. {&hwp_iomux->pad_sim_2_dio_cfg_reg, 2}, // PINFUNC_GPIO_30
  71. {&hwp_iomux->pad_sim_2_rst_cfg_reg, 2}, // PINFUNC_GPIO_31
  72. {&hwp_iomux->pad_gpio_8_cfg_reg, 6}, // PINFUNC_GPO_0
  73. {&hwp_iomux->pad_gpio_9_cfg_reg, 6}, // PINFUNC_GPO_1
  74. {&hwp_iomux->pad_gpio_10_cfg_reg, 6}, // PINFUNC_GPO_2
  75. {&hwp_iomux->pad_gpio_11_cfg_reg, 6}, // PINFUNC_GPO_3
  76. {&hwp_iomux->pad_gpio_12_cfg_reg, 6}, // PINFUNC_GPO_4
  77. {&hwp_iomux->pad_sim_2_clk_cfg_reg, 1}, // PINFUNC_GPO_5
  78. {&hwp_iomux->pad_sim_2_dio_cfg_reg, 1}, // PINFUNC_GPO_6
  79. {&hwp_iomux->pad_sim_2_rst_cfg_reg, 1}, // PINFUNC_GPO_7
  80. {&hwp_iomux->pad_i2c_m1_scl_cfg_reg, 0}, // PINFUNC_I2C_M1_SCL
  81. {&hwp_iomux->pad_i2c_m1_sda_cfg_reg, 0}, // PINFUNC_I2C_M1_SDA
  82. {&hwp_iomux->pad_gpio_14_cfg_reg, 1}, // PINFUNC_I2C_M2_SCL
  83. {&hwp_iomux->pad_gpio_15_cfg_reg, 1}, // PINFUNC_I2C_M2_SDA
  84. {&hwp_iomux->pad_lcd_rstb_cfg_reg, 3}, // PINFUNC_I2C_M3_SCL
  85. {&hwp_iomux->pad_spi_lcd_sdc_cfg_reg, 3}, // PINFUNC_I2C_M3_SDA
  86. {&hwp_iomux->pad_aud_da_sync_cfg_reg, 1}, // PINFUNC_I2S1_BCK
  87. {&hwp_iomux->pad_aud_da_d1_cfg_reg, 1}, // PINFUNC_I2S1_LRCK
  88. {&hwp_iomux->pad_aud_da_d0_cfg_reg, 1}, // PINFUNC_I2S1_SDAT_I
  89. {&hwp_iomux->pad_aud_ad_sync_cfg_reg, 1}, // PINFUNC_I2S1_SDAT_O
  90. {&hwp_iomux->pad_gpio_0_cfg_reg, 3}, // PINFUNC_I2S2_BCK
  91. {&hwp_iomux->pad_gpio_1_cfg_reg, 3}, // PINFUNC_I2S2_LRCK
  92. {&hwp_iomux->pad_gpio_2_cfg_reg, 3}, // PINFUNC_I2S2_SDAT_I
  93. {&hwp_iomux->pad_gpio_3_cfg_reg, 3}, // PINFUNC_I2S2_SDAT_O
  94. {&hwp_iomux->pad_keyin_0_cfg_reg, 0}, // PINFUNC_KEYIN_0
  95. {&hwp_iomux->pad_keyin_1_cfg_reg, 0}, // PINFUNC_KEYIN_1
  96. {&hwp_iomux->pad_keyin_2_cfg_reg, 0}, // PINFUNC_KEYIN_2
  97. {&hwp_iomux->pad_keyin_3_cfg_reg, 0}, // PINFUNC_KEYIN_3
  98. {&hwp_iomux->pad_keyin_4_cfg_reg, 0}, // PINFUNC_KEYIN_4
  99. {&hwp_iomux->pad_keyin_5_cfg_reg, 0}, // PINFUNC_KEYIN_5
  100. {&hwp_iomux->pad_keyout_0_cfg_reg, 0}, // PINFUNC_KEYOUT_0
  101. {&hwp_iomux->pad_keyout_1_cfg_reg, 0}, // PINFUNC_KEYOUT_1
  102. {&hwp_iomux->pad_keyout_2_cfg_reg, 0}, // PINFUNC_KEYOUT_2
  103. {&hwp_iomux->pad_keyout_3_cfg_reg, 0}, // PINFUNC_KEYOUT_3
  104. {&hwp_iomux->pad_keyout_4_cfg_reg, 0}, // PINFUNC_KEYOUT_4
  105. {&hwp_iomux->pad_keyout_5_cfg_reg, 0}, // PINFUNC_KEYOUT_5
  106. {&hwp_iomux->pad_lcd_fmark_cfg_reg, 0}, // PINFUNC_LCD_FMARK
  107. {&hwp_iomux->pad_lcd_rstb_cfg_reg, 0}, // PINFUNC_LCD_RSTB
  108. {&hwp_iomux->pad_rfdig_gpio_0_cfg_reg, 2}, // PINFUNC_LTE_GPO_0
  109. {&hwp_iomux->pad_rfdig_gpio_1_cfg_reg, 2}, // PINFUNC_LTE_GPO_1
  110. {&hwp_iomux->pad_rfdig_gpio_2_cfg_reg, 2}, // PINFUNC_LTE_GPO_2
  111. {&hwp_iomux->pad_rfdig_gpio_3_cfg_reg, 2}, // PINFUNC_LTE_GPO_3
  112. {&hwp_iomux->pad_rfdig_gpio_4_cfg_reg, 2}, // PINFUNC_LTE_GPO_4
  113. {&hwp_iomux->pad_rfdig_gpio_5_cfg_reg, 2}, // PINFUNC_LTE_GPO_5
  114. {&hwp_iomux->pad_gpio_8_cfg_reg, 3}, // PINFUNC_LTE_GPO_6
  115. {&hwp_iomux->pad_rfdig_gpio_6_cfg_reg, 2}, // PINFUNC_LTE_GPO_7
  116. {&hwp_iomux->pad_rfdig_gpio_7_cfg_reg, 2}, // PINFUNC_LTE_GPO_8
  117. {&hwp_iomux->pad_gpio_9_cfg_reg, 3}, // PINFUNC_LTE_GPO_9
  118. {&hwp_iomux->pad_gpio_10_cfg_reg, 2}, // PINFUNC_LTE_SPI_CS
  119. {&hwp_iomux->pad_gpio_11_cfg_reg, 2}, // PINFUNC_LTE_SPI_SCLK
  120. {&hwp_iomux->pad_gpio_12_cfg_reg, 2}, // PINFUNC_LTE_SPI_SDIO
  121. {&hwp_iomux->pad_gpio_9_cfg_reg, 4}, // PINFUNC_LTE_SPI_SDO
  122. {&hwp_iomux->pad_nand_flash_sel_cfg_reg, 0}, // PINFUNC_NAND_FLASH_SEL
  123. {&hwp_iomux->pad_gpio_4_cfg_reg, 3}, // PINFUNC_PWL_OUT_0
  124. {&hwp_iomux->pad_gpio_7_cfg_reg, 3}, // PINFUNC_PWL_OUT_1
  125. {&hwp_iomux->pad_gpio_13_cfg_reg, 1}, // PINFUNC_PWM_LPG_OUT
  126. {&hwp_iomux->pad_gpio_5_cfg_reg, 2}, // PINFUNC_PWT_OUT
  127. {&hwp_iomux->pad_rfdig_gpio_0_cfg_reg, 0}, // PINFUNC_RFDIG_GPIO_0
  128. {&hwp_iomux->pad_rfdig_gpio_1_cfg_reg, 0}, // PINFUNC_RFDIG_GPIO_1
  129. {&hwp_iomux->pad_rfdig_gpio_2_cfg_reg, 0}, // PINFUNC_RFDIG_GPIO_2
  130. {&hwp_iomux->pad_rfdig_gpio_3_cfg_reg, 0}, // PINFUNC_RFDIG_GPIO_3
  131. {&hwp_iomux->pad_rfdig_gpio_4_cfg_reg, 0}, // PINFUNC_RFDIG_GPIO_4
  132. {&hwp_iomux->pad_rfdig_gpio_5_cfg_reg, 0}, // PINFUNC_RFDIG_GPIO_5
  133. {&hwp_iomux->pad_rfdig_gpio_6_cfg_reg, 0}, // PINFUNC_RFDIG_GPIO_6
  134. {&hwp_iomux->pad_rfdig_gpio_7_cfg_reg, 0}, // PINFUNC_RFDIG_GPIO_7
  135. {&hwp_iomux->pad_gpio_8_cfg_reg, 2}, // PINFUNC_RFDIG_GPIO_8
  136. {&hwp_iomux->pad_gpio_9_cfg_reg, 2}, // PINFUNC_RFDIG_GPIO_9
  137. {&hwp_iomux->pad_ap_jtag_tck_cfg_reg, 4}, // PINFUNC_RFDIG_JTAG_TCK
  138. {&hwp_iomux->pad_ap_jtag_tdi_cfg_reg, 4}, // PINFUNC_RFDIG_JTAG_TDI
  139. {&hwp_iomux->pad_ap_jtag_tdo_cfg_reg, 4}, // PINFUNC_RFDIG_JTAG_TDO
  140. {&hwp_iomux->pad_ap_jtag_tms_cfg_reg, 4}, // PINFUNC_RFDIG_JTAG_TMS
  141. {&hwp_iomux->pad_ap_jtag_trst_cfg_reg, 4}, // PINFUNC_RFDIG_JTAG_TRST
  142. {&hwp_iomux->pad_rfdig_gpio_0_cfg_reg, 1}, // PINFUNC_RFFE_SCLK
  143. {&hwp_iomux->pad_rfdig_gpio_1_cfg_reg, 1}, // PINFUNC_RFFE_SDATA
  144. {&hwp_iomux->pad_sdmmc1_clk_cfg_reg, 0}, // PINFUNC_SDMMC1_CLK
  145. {&hwp_iomux->pad_sdmmc1_cmd_cfg_reg, 0}, // PINFUNC_SDMMC1_CMD
  146. {&hwp_iomux->pad_sdmmc1_data_0_cfg_reg, 0}, // PINFUNC_SDMMC1_DATA_0
  147. {&hwp_iomux->pad_sdmmc1_data_1_cfg_reg, 0}, // PINFUNC_SDMMC1_DATA_1
  148. {&hwp_iomux->pad_sdmmc1_data_2_cfg_reg, 0}, // PINFUNC_SDMMC1_DATA_2
  149. {&hwp_iomux->pad_sdmmc1_data_3_cfg_reg, 0}, // PINFUNC_SDMMC1_DATA_3
  150. {&hwp_iomux->pad_gpio_7_cfg_reg, 1}, // PINFUNC_SDMMC2_CLK
  151. {&hwp_iomux->pad_ap_jtag_tck_cfg_reg, 1}, // PINFUNC_SDMMC2_CMD
  152. {&hwp_iomux->pad_ap_jtag_trst_cfg_reg, 1}, // PINFUNC_SDMMC2_DATA_0
  153. {&hwp_iomux->pad_ap_jtag_tms_cfg_reg, 1}, // PINFUNC_SDMMC2_DATA_1
  154. {&hwp_iomux->pad_ap_jtag_tdi_cfg_reg, 1}, // PINFUNC_SDMMC2_DATA_2
  155. {&hwp_iomux->pad_ap_jtag_tdo_cfg_reg, 1}, // PINFUNC_SDMMC2_DATA_3
  156. {&hwp_iomux->pad_secure_boot_mode_cfg_reg, 0}, // PINFUNC_SECURE_BOOT_MODE
  157. {&hwp_iomux->pad_sim_1_clk_cfg_reg, 0}, // PINFUNC_SIM_1_CLK
  158. {&hwp_iomux->pad_sim_1_dio_cfg_reg, 0}, // PINFUNC_SIM_1_DIO
  159. {&hwp_iomux->pad_sim_1_rst_cfg_reg, 0}, // PINFUNC_SIM_1_RST
  160. {&hwp_iomux->pad_sim_2_clk_cfg_reg, 0}, // PINFUNC_SIM_2_CLK
  161. {&hwp_iomux->pad_sim_2_dio_cfg_reg, 0}, // PINFUNC_SIM_2_DIO
  162. {&hwp_iomux->pad_sim_2_rst_cfg_reg, 0}, // PINFUNC_SIM_2_RST
  163. {&hwp_iomux->pad_gpio_9_cfg_reg, 1}, // PINFUNC_SPI_1_CLK
  164. {&hwp_iomux->pad_gpio_10_cfg_reg, 1}, // PINFUNC_SPI_1_CS_0
  165. {&hwp_iomux->pad_gpio_8_cfg_reg, 1}, // PINFUNC_SPI_1_CS_1
  166. {&hwp_iomux->pad_gpio_12_cfg_reg, 1}, // PINFUNC_SPI_1_DI_1
  167. {&hwp_iomux->pad_gpio_11_cfg_reg, 1}, // PINFUNC_SPI_1_DIO_0
  168. {&hwp_iomux->pad_gpio_0_cfg_reg, 2}, // PINFUNC_SPI_2_CLK
  169. {&hwp_iomux->pad_gpio_1_cfg_reg, 2}, // PINFUNC_SPI_2_CS_0
  170. {&hwp_iomux->pad_gpio_4_cfg_reg, 2}, // PINFUNC_SPI_2_CS_1
  171. {&hwp_iomux->pad_gpio_3_cfg_reg, 2}, // PINFUNC_SPI_2_DI_1
  172. {&hwp_iomux->pad_gpio_2_cfg_reg, 2}, // PINFUNC_SPI_2_DIO_0
  173. {&hwp_iomux->pad_spi_camera_sck_cfg_reg, 0}, // PINFUNC_SPI_CAMERA_SCK
  174. {&hwp_iomux->pad_spi_camera_si_0_cfg_reg, 0}, // PINFUNC_SPI_CAMERA_SI_0
  175. {&hwp_iomux->pad_spi_camera_si_1_cfg_reg, 0}, // PINFUNC_SPI_CAMERA_SI_1
  176. {&hwp_iomux->pad_spi_camera_si_1_cfg_reg, 2}, // PINFUNC_SPI_CAMERA_SSN
  177. {&hwp_iomux->pad_gpio_0_cfg_reg, 1}, // PINFUNC_SPI_FLASH1_CLK
  178. {&hwp_iomux->pad_gpio_1_cfg_reg, 1}, // PINFUNC_SPI_FLASH1_CS
  179. {&hwp_iomux->pad_gpio_2_cfg_reg, 1}, // PINFUNC_SPI_FLASH1_SIO_0
  180. {&hwp_iomux->pad_gpio_3_cfg_reg, 1}, // PINFUNC_SPI_FLASH1_SIO_1
  181. {&hwp_iomux->pad_gpio_4_cfg_reg, 1}, // PINFUNC_SPI_FLASH1_SIO_2
  182. {&hwp_iomux->pad_gpio_5_cfg_reg, 1}, // PINFUNC_SPI_FLASH1_SIO_3
  183. {&hwp_iomux->pad_spi_flash_clk_cfg_reg, 0}, // PINFUNC_SPI_FLASH_CLK
  184. {&hwp_iomux->pad_spi_flash_cs_cfg_reg, 0}, // PINFUNC_SPI_FLASH_CS
  185. {&hwp_iomux->pad_spi_flash_sel_cfg_reg, 0}, // PINFUNC_SPI_FLASH_SEL
  186. {&hwp_iomux->pad_spi_flash_sio_0_cfg_reg, 0}, // PINFUNC_SPI_FLASH_SIO_0
  187. {&hwp_iomux->pad_spi_flash_sio_1_cfg_reg, 0}, // PINFUNC_SPI_FLASH_SIO_1
  188. {&hwp_iomux->pad_spi_flash_sio_2_cfg_reg, 0}, // PINFUNC_SPI_FLASH_SIO_2
  189. {&hwp_iomux->pad_spi_flash_sio_3_cfg_reg, 0}, // PINFUNC_SPI_FLASH_SIO_3
  190. {&hwp_iomux->pad_spi_lcd_clk_cfg_reg, 0}, // PINFUNC_SPI_LCD_CLK
  191. {&hwp_iomux->pad_spi_lcd_cs_cfg_reg, 0}, // PINFUNC_SPI_LCD_CS
  192. {&hwp_iomux->pad_spi_lcd_sdc_cfg_reg, 0}, // PINFUNC_SPI_LCD_SDC
  193. {&hwp_iomux->pad_spi_lcd_select_cfg_reg, 0}, // PINFUNC_SPI_LCD_SELECT
  194. {&hwp_iomux->pad_spi_lcd_sio_cfg_reg, 0}, // PINFUNC_SPI_LCD_SIO
  195. {&hwp_iomux->pad_spi_camera_sck_cfg_reg, 3}, // PINFUNC_SPI_LVDS_CLK
  196. {&hwp_iomux->pad_spi_camera_si_1_cfg_reg, 3}, // PINFUNC_SPI_LVDS_CS
  197. {&hwp_iomux->pad_camera_ref_clk_cfg_reg, 3}, // PINFUNC_SPI_LVDS_DI
  198. {&hwp_iomux->pad_spi_camera_si_0_cfg_reg, 3}, // PINFUNC_SPI_LVDS_DO
  199. {&hwp_iomux->pad_gpio_18_cfg_reg, 1}, // PINFUNC_UART_1_CTS
  200. {&hwp_iomux->pad_gpio_19_cfg_reg, 1}, // PINFUNC_UART_1_RTS
  201. {NULL, 0}, // PINFUNC_UART_1_RXD
  202. {NULL, 0}, // PINFUNC_UART_1_TXD
  203. {&hwp_iomux->pad_gpio_20_cfg_reg, 1}, // PINFUNC_UART_2_RXD
  204. {&hwp_iomux->pad_gpio_21_cfg_reg, 1}, // PINFUNC_UART_2_TXD
  205. {&hwp_iomux->pad_keyout_4_cfg_reg, 4}, // PINFUNC_UART_3_RXD
  206. {&hwp_iomux->pad_keyout_5_cfg_reg, 4}, // PINFUNC_UART_3_TXD
  207. {&hwp_iomux->pad_gpio_0_cfg_reg, 5}, // PINFUNC_UART_RXD_RF
  208. {&hwp_iomux->pad_gpio_1_cfg_reg, 5}, // PINFUNC_UART_TXD_RF
  209. {&hwp_iomux->pad_gpio_3_cfg_reg, 5}, // PINFUNC_WCN_HST_RXD
  210. {&hwp_iomux->pad_gpio_2_cfg_reg, 5}, // PINFUNC_WCN_HST_TXD
  211. {&hwp_iomux->pad_gpio_0_cfg_reg, 4}, // PINFUNC_WCN_JTAG_TCK
  212. {&hwp_iomux->pad_gpio_3_cfg_reg, 4}, // PINFUNC_WCN_JTAG_TDI
  213. {&hwp_iomux->pad_gpio_4_cfg_reg, 4}, // PINFUNC_WCN_JTAG_TDO
  214. {&hwp_iomux->pad_gpio_2_cfg_reg, 4}, // PINFUNC_WCN_JTAG_TMS
  215. {&hwp_iomux->pad_gpio_1_cfg_reg, 4}, // PINFUNC_WCN_JTAG_TRST
  216. {&hwp_iomux->pad_gpio_7_cfg_reg, 5}, // PINFUNC_WCN_UART_RXD
  217. {&hwp_iomux->pad_gpio_5_cfg_reg, 5}, // PINFUNC_WCN_UART_TXD
  218. {&hwp_iomux->pad_ap_jtag_tck_cfg_reg, 3}, // PINFUNC_ZSP_JTAG_TCK
  219. {&hwp_iomux->pad_ap_jtag_tdi_cfg_reg, 3}, // PINFUNC_ZSP_JTAG_TDI
  220. {&hwp_iomux->pad_ap_jtag_tdo_cfg_reg, 3}, // PINFUNC_ZSP_JTAG_TDO
  221. {&hwp_iomux->pad_ap_jtag_tms_cfg_reg, 3}, // PINFUNC_ZSP_JTAG_TMS
  222. {&hwp_iomux->pad_ap_jtag_trst_cfg_reg, 3}, // PINFUNC_ZSP_JTAG_TRST
  223. {&hwp_iomux->pad_gpio_22_cfg_reg, 5}, // PINFUNC_ZSP_UART_TXD
  224. };
  225. #endif